¿Cómo se conecta este cristal/perla de ferrita/blindaje de tierra?

Esto es parte del esquema de una MCU de controlador de transmisión USB TI TAS1020B que no entiendo del todo. Obviamente, el escudo se conecta a un extremo de la perla de ferrita, pero ¿qué más? ¿Los pines XTAL también están conectados al escudo? Y, ¿el blindaje tiene que estar conectado a otros planos de tierra en un solo punto en otro lugar (como se suele hacer con tierras aisladas) o es la conexión a través de la perla de ferrita el único punto de conexión? ¿El escudo tiene que envolver los componentes y pistas exactamente como se muestra?

De la Figura 4-1 en la página 71 de la hoja de datos vinculada:

Parte relevante del Esquema

¿Qué ficha es?
TAS1020b, un controlador USB.

Respuestas (2)

De la hoja de datos:

2.2.1 Generación de reloj

El TAS1020B requiere un cristal externo de 6 MHz con capacitores de carga y componentes de filtro de bucle PLL para derivar todos los relojes necesarios para la operación de USB y códec. La Figura 4-1 muestra la conexión de estos componentes al TAS1020B. La Figura 4-1 también muestra un protector de tierra que reside en la capa superior de la PCB y debajo del cristal y sus capacitores de carga y los componentes del PLL. El PLL es un PLL analógico, y la captación de ruido en estos componentes puede traducirse en fluctuación de fase en la salida del PLL, que a su vez puede traducirse en distorsión en el códec. Se recomienda un protector de tierra para atenuar los componentes de ruido digital en la placa como se ve en el PLL.

Los pines AVSS y AVDD del TAS1020B se utilizan exclusivamente para alimentar el PLL analógico. Para mantener el aislamiento del ruido digital que reside en una placa, AVSS debe ser un plano de tierra separado que se conecte al plano de tierra principal (DGND) en un solo punto a través de una perla de ferrita. La perla de ferrita debe exhibir alrededor de 9 Ω de impedancia a 100 MHz. AVDD también debe ser distinto de DVDD. Una arquitectura recomendada es generar DVDD y AVDD desde la misma línea del regulador, cada uno derivado de un filtro RC en serie con la salida del regulador. Finalmente, se recomienda que el blindaje de tierra para el cristal y sus capacitores de carga y los componentes del filtro de bucle PLL se conecten al AVSS en un solo punto a través de una perla de ferrita del mismo tipo que la anterior.

El uso del cristal de baja frecuencia de 6 MHz y la generación interna de los relojes de mayor frecuencia requeridos en el TAS1020B es una gran ventaja con respecto a EMI.

(énfasis mío)

Entonces, básicamente sugiere que debe colocar un polígono relleno de cobre en la capa superior debajo del cristal y sus capacitores de carga y conectarlo a su tierra analógica a través de una perla de ferrita para proporcionar una ruta de retorno de corriente de baja impedancia para reducir la fluctuación en el PLL .

Muchas gracias. ¡Eso me enseñará a leer la letra pequeña!

Parece que se entiende que el área sombreada está conectada a la tierra principal. La perla de ferrita desacopla las señales de alta frecuencia entre la tierra analógica y la tierra principal al mismo tiempo que proporciona una buena conexión de CC.

Esto es solo una suposición del pequeño fragmento de diseño que muestra.