ADC de video RGB para osciloscopio? [cerrado]

Me preguntaba si un ADC como este https://www.analog.com/media/en/technical-documentation/data-sheets/ad9883a.pdf funcionaría para hacer un osciloscopio. ¿Funcionará? ¿Es adecuado?

agregado

Encontré un ADC que dice que funciona tanto para imágenes como para comunicaciones. Hay un ejemplo de circuito de abrazadera en la página 13 https://www.analog.com/media/en/technical-documentation/data-sheets/ad9280.pdf . ¿Quizás el AD9883 funciona de manera similar? ¿Parece que la abrazadera puede incluso ser algo bueno? Entonces, ¿los problemas reales pueden ser hsync/vsync?

PD: Lo más probable es que tampoco vaya a usar, solo trato de entender por qué no es adecuado.

no, tiene circuito de entrada de abrazadera
@TonyEErocketscientist ¿Qué pasa si la abrazadera interna está desactivada y el pasador de la abrazadera externa nunca está habilitado? ¿Es eso posible? [función de abrazadera = señal externa, polaridad de abrazadera = activo alto, pin de abrazadera conectado a tierra]. Esto debería significar que la compensación de CC nunca se aplicará, ¿verdad? ¿Hay algún otro problema con este ADC?
@TonyEErocketscientist Si entiendo correctamente, el desplazamiento de la abrazadera se puede configurar al inicio con entrada cero en ADC, y no es necesario restablecerlo nuevamente. [para RGB 4:4:4] ¿No es así?
El video está sujeto a 0 V con una entrada acoplada de CA con Hsync
Un solo ADC de 100 megamuestras no es demasiado costoso, suficiente para más tareas de las que no lo es, y diseñar y fabricar una interfaz decente para eso será suficiente desafío para mantenerlo ocupado por un tiempo. Probablemente querrá seguir con un FPGA o posiblemente un chip fifo USB de nueva generación. También necesitarás un gatillo.
@ChrisStratton ¿Tal vez un par de ADC de 125 MSPS y un CPLD como un EPM7128SLC84 intel.com/content/dam/www/programmable/us/en/pdfs/literature/ds /... para hacer un osciloscopio de doble canal de 25 MHz? No tengo mucha experiencia, así que esto puede llevar años. Si funciona, puedo jugar con muestreo de tiempo equivalente, etc. Supongo que una interfaz analógica de más de 25 MHz será un trabajo realmente duro, especialmente con el disparador de hardware. ¿Algún recurso recomendado en línea que aborde esto en detalle, como explicar ejemplos de interfaces, etc., y también análisis de desmontaje y diseño de los que habla?
Una vez que va más allá de un solo ADC, ya no está haciendo un proyecto por diversión y tal vez para usar un poco, sino que está diseñando un producto que solo tiene sentido construir en cantidad. Y si va a diseñar un producto, debe poder investigar los diseños actuales usted mismo al menos al nivel de una búsqueda web, llegar a comprender por qué un CPLD es insuficiente, etc.
@ChrisStratton Quise decir 1 ADC por canal (2 ADC para 2 canales). Pero tal vez eso ya es complicado. Claramente, tengo que averiguar mucho. [por ejemplo, un CPLD de 125 MHz no hará un muestreo de tiempo equivalente con datos de 125 MSPS, supongo...]

Respuestas (1)

Este ADC está diseñado específicamente para su uso en una aplicación de digitalización de video. Es poco probable que funcione bien en otros escenarios. (Además, Analog ha declarado la parte NRND, no recomendada para nuevos diseños, por lo que de todos modos es una mala elección para una nueva aplicación).

Los mayores problemas con los que es probable que te encuentres tienen que ver con los intervalos de borrado. No está claro si el AD9883A funcionaría correctamente sin algún tipo de entrada de sincronización regular. Más importante aún, el ADC está diseñado para aceptar entradas acopladas capacitivamente y auto-ceros durante los intervalos de supresión horizontal/vertical. Una entrada estática o que cambie lentamente no se digitalizará correctamente.

Si solo desea un ADC de uso general de alta velocidad, Analog tiene muchos de esos . No hay motivo para intentar meter con calzador un ADC de vídeo en esta aplicación.

Supongo que estas en lo correcto. Incluso puede haber suposiciones de tiempo y acoplamiento para el video, que ni siquiera están en la hoja de datos. Sin embargo, los canales 3x 100MSPS eran atractivos. Esos ADC se vuelven caros rápidamente después de 50-100MSPS. Me pregunto cómo hacen un osciloscopio de 100 MHz de $ 400 con un ADC de $ 400.
@Indraneel: los osciloscopios de banco baratos (notoriamente) utilizan múltiples ADC con un ancho de banda analógico mucho más alto que su frecuencia de muestreo, muestreando a su vez típicamente coordinado (y compensado por diferencia) por un FPGA o ASIC. Los fabricantes consiguen buenos tratos con ellos en cantidad; Ha habido denuncias de que, en algunos casos, se ejecutan por encima de las especificaciones de la hoja de datos pública, ya sea de una manera que el fabricante del alcance determinó que podría funcionar por su cuenta o con la cooperación de ingeniería del proveedor de silicio. Puede encontrar análisis de diseño de desmontaje en línea para muchos ámbitos populares.