¿Por qué la salida de este astable 555 es la inversa de su simulación?

555 circuito astable

El simulador en LTSpice se veía bien... así que pasé a la placa de prueba con un LED (eventualmente reemplacé el LED con un zumbador) en el pin 3. Una diferencia más en el circuito ensamblado es que el condensador en el pin 5 no es electrolítico.

El suministro es un AT SMPS retirado de mi vieja computadora.

La forma de onda en LT Spice es inicialmente BAJA y, posteriormente, ALTA después de unos pocos cientos de segundos. Sin embargo, el prototipo ensamblado comienza con el zumbador audible.

Mi impresión es, por tanto, que el ciclo se ha invertido de algún modo en el montaje. ¿Es correcta esta impresión? ¿Qué se debe hacer para que la salida del prototipo se comporte como se diseñó?

¿Ha verificado todas las conexiones y los valores de las piezas?
@IgnacioVazquez-Abrams: Sí. La publicación de Kaz parece estar encaminada, mi error

Respuestas (1)

Hiciste algo mal. Reproduje tu circuito en LTSpice y obtuve esto:

ingrese la descripción de la imagen aquí

La salida es alta durante la mayor parte de una hora. En algún lugar antes de 2800 segundos, se sumerge a cero. El trazo azul sigue el voltaje del capacitor, por cierto.

¡Sospecho que olvidó marcar la casilla "Omitir solución de punto de operación inicial" en el cuadro de diálogo Editar comando de simulación!

Si hago lo mismo me sale esto:

ingrese la descripción de la imagen aquí

¿Parece familiar de alguna manera?

Como referencia, el circuito:

ingrese la descripción de la imagen aquí

De hecho, muy familiar... el otro sistema (con LTS) se disparó hace algún tiempo; Cuando vuelva, lo probaré con la opción "Omitir solución de punto de funcionamiento inicial". gracias (+: