¿Para qué sirve la salida invertida en un flip flop D?

Me pidieron que encontrara la respuesta para esto, es una pregunta bastante vaga:

En un D Flip Flop, ¿cuál es la salida Q'? Busque esto y escriba su respuesta en su informe previo al laboratorio.

Estoy tratando de entender el circuito, parece que Q' es lo que retiene el valor anterior de Q cuando el reloj está alto. ¿Alguien puede explicarme más sobre esto?

Respuestas (1)

Cosa muy fundamental. Los flip-flops están compuestos por circuitos lógicos que tienen retroalimentación de acoplamiento cruzado de modo que "mantienen" el último estado establecido. Estos circuitos biestables a menudo se componen de elementos de puerta inversora que invierten dos veces alrededor de su retroalimentación de acoplamiento cruzado para realizar el estado bloqueado.

Simplemente, la salida Q es la salida de un lado del circuito biestable. La Q' es la otra salida que, en el caso de que se utilicen elementos lógicos invertidos, acaba siendo la inversión lógica de la salida Q.

Entonces, si Q = 1, Q' = 0. Del mismo modo, Q = 0, Q' = 1.

Entonces, ¿puedo decir que Q' contendrá el inverso del valor de D en el ciclo anterior y que también es la retroalimentación utilizada para Q en el ciclo actual?
Sí. No existe un requisito absoluto para llevar esto a los pines de un IC, pero en general, una versión "preinvertida" de la salida Q es tan útil que se pone de manifiesto de forma rutinaria.
@JOX: debe dejar de pensar en Q 'como un elemento histórico. Para su típico flip flop 74xx74 tipo D que tiene salidas Q y Q', es simplemente que Q alcanza el valor de la entrada D después del reloj y Q' alcanza el valor invertido de la entrada D después del reloj. Por supuesto, la entrada D debe cumplir con los requisitos de configuración y tiempo de espera para el FF particular en uso.
Normalmente, la salida Q' será la inversa de Q al menos después de un retraso de propagación siguiendo el reloj. Las cosas pueden ser diferentes si el FF ha restablecido y configurado las entradas y ambas están activas (el 74HC74 tendrá ambas salidas altas mientras exista esa condición).