Error "Muy pocos nodos: dibujar" para mi simulación Controlador de lado alto VN820PT-E

Recibo un error de modelo en LTspice al agregar un controlador de lado alto, VN820PT-E para mi biblioteca.

Pero después de la simulación, tengo un mensaje de error. "Muy pocos nodos: dibujar" .

No entiendo este error. ¿Algún consejo?

Aquí está el esquema.

esquemático

Este es el archivo.LIB

EESchema-LIBRARY Version 2.3
#encoding utf-8
#SamacSys ECAD Model VN820PT-E
#/14707361/538787/2.49/5/0/Integrated Circuit




* connections:      IN
*                   |   VCC
*                   |   |   OUT
*                   |   |   |   STATUS
*                   |   |   |   |   GND
*                   |   |   |   |   |
*                   |   |   |   |   |
.SUBCKT VN820PT-E   1   2   3   4   5



F0 "IC" 1050 300 50 H V L CNN
F1 "VN820PT-E" 1050 200 50 H V L CNN
F2 "SOT455P1410X1350-5N" 1050 100 50 H I L CNN
F3 "https://componentsearchengine.com/Datasheets/2/VN820PT-E.pdf" 1050 0 50 H I L CNN
F4 "Gate Drivers 9A 36V HIGH SIDE" 1050 -100 50 H I L CNN "Description"
F5 "13.5" 1050 -200 50 H I L CNN "Height"
F6 "STMicroelectronics" 1050 -300 50 H I L CNN "Manufacturer_Name"
F7 "VN820PT-E" 1050 -400 50 H I L CNN "Manufacturer_Part_Number"
F8 "" 1050 -500 50 H I L CNN "Mouser Part Number"
F9 "" 1050 -600 50 H I L CNN "Mouser Price/Stock"
F10 "" 1050 -700 50 H I L CNN "Arrow Part Number"
F11 "" 1050 -800 50 H I L CNN "Arrow Price/Stock"
DRAW
X IN 1 0 0 200 R 50 50 0 0 I
X VCC 2 0 -100 200 R 50 50 0 0 W
X OUT 3 0 -200 200 R 50 50 0 0 O
X STATUS 4 0 -300 200 R 50 50 0 0 P
X GND 5 1200 0 200 L 50 50 0 0 W
P 5 0 1 6 200 100 1000 100 1000 -400 200 -400 200 100 N
ENDDRAW
ENDDEF
#
#End Library

¿Simplemente cambió la DEFlínea de una biblioteca de símbolos de KiCad .subckty esperaba que funcionara en la simulación?

Respuestas (1)

Dos problemas:

  • La simulación de LTspice debe incluir la operación ".lib /path/to/file.LIB" para que se cargue el archivo .lib (esto no se ve en la imagen).
  • El "archivo.LIB" parece ser un tipo de archivo KiCAD EESchema, no un tipo de archivo SPICE 3f5. Si bien el formato parece similar, SPICE no comprenderá este archivo EESchema; no es un modelo SPICE.

Necesita un modelo de simulación SPICE, a veces llamado archivo de "tarjeta" o "mazo". El contenido de este archivo debería parecerse a lo siguiente:

*** DEFINICIONES DE SUBCIRCUITO
.SUBCKT NAND 1 2 3 4
* NODOS: ENTRADA(2), SALIDA, VCC
Q1 9 5 1 QMOD
D1 ABRAZADERA 0 1 DMOD
Q2 9 5 2 QMOD
D2 ABRAZADERA 0 2 DMOD
RB 4 5 4K
R1 4 6 1.6K
Q3 6 9 8 QMOD
R2 8 0 1K
CR 4 7 130
Q4 7 6 10 QMOD
DVBEDROP 10 3 DMOD
Q5 3 8 0 QMOD
.TERMINA NAND

Lo anterior está tomado de la página SPICE en Berkeley.

Consultando ST.com , parece que no ofrecen un modelo SPICE para este artículo. La búsqueda web no revela nada más. Si puede encontrar un modelo SPICE para esta parte, podría funcionar, pero parece poco probable encontrar uno.

Hola, gracias por su devolución, simulé este modelo pero tengo un mensaje de error. No pudo abrir el archivo de la biblioteca. Estas son tres semanas. Trabajé para crear un modelo, pero no obtuve resultados. Tengo la prueba .lib <NAND, no simula un mensaje de error. En el archivo que propones, no veo un GND y el PIN STATUS compara un componente. VN820PT-E STMicroelectronics Esta es mi simulación.
Necesita un modelo SPICE hecho específicamente para el componente VN820PT. ST no parece ofrecer uno. Si el archivo del modelo SPICE no existe, entonces no puede continuar. La NAND es solo un ejemplo de SPICE.