¿Cómo conectarse a esta placa FPGA?

Conseguí este tablero de eBay, parecía ser un trato barato. Es un producto decente por lo que puedo decir en este momento.

ingrese la descripción de la imagen aquí

La pregunta es, ¿cuál es la forma más adecuada de conectar una placa secundaria a esta placa en el encabezado macho cubierto ancho? La respuesta obvia es usar un cable plano. Sin embargo, ¿eso no introducirá mucha capacitancia parásita? ¿Qué decide qué tan largo puede ser el cable plano?

He buscado un conector de cabecera hembra de 2x13 y 2,54 mm para la placa secundaria. Sin embargo, parece que sus dimensiones son tales que no se "saldrá" del borde de la PCB lo suficiente como para empujarlo por completo en el cabezal macho. ¿Alguna idea o trampa que deba tener en cuenta?

"¿No introducirá eso mucha capacitancia parásita?" - como siempre, "depende". Depende de lo que conecte, de lo que defina que es mucho, de la frecuencia y el tipo de señal que pretenda utilizar. Sí, puede que no sea ideal para algunas señales, pero tenga en cuenta que el IDE/PATA antiguo funcionaba a 66 MHz a través de un cable plano estándar.
Cuando no sabes cuánto mides, no puedes tener miedo a las alturas. Igual a eso, no debes temer la capacitancia parásita, cuando no sabes (o no dices) sobre las frecuencias o tiempos de subida necesarios en las líneas.
No estoy seguro de seguir la pregunta. Lo que se muestra es un conector de doble fila de 0,100" de tipo IDC normal. Coincidirá con cualquier cabezal hembra de 0,1", montado en PCB, montado en el borde o con cable. El conector suele ser bueno hasta velocidades de datos de reloj de 100 MHz, tiene una impedancia de 80-100 ohmios. ¿Cuál es la pregunta entonces?
Si realmente necesita obtener datos de alta velocidad y está preocupado por la integridad de la señal, podría desconectar el cable plano del enchufe y reemplazar los cables con coaxiales, lo hice una vez y todavía funcionaba bien a 600MHz . O tome un cable scsi, he visto algunas versiones de cable plano con pares trenzados, que mantendrán una buena integridad de la señal (siempre que esté usando señalización diferencial).
Ali Chen, no sé qué velocidad de datos puedo ejecutar con un cable plano, también existe el hecho de que se produce un retraso en la propagación si se usa un cable plano largo. Si en su experiencia, el cable puede "suele ser bueno hasta velocidades de datos de reloj de 100 MHz", entonces no me preocuparé. Es solo que soy bastante paranoico ya que tengo poca experiencia en diseño de PCB de alta velocidad y digital de alta velocidad y paso más tiempo planificando y preocupándome por cosas pequeñas.
¿No funcionarían algunos de los conectores de este enlace? digikey.com/product-search/en/conectores-interconexiones/…

Respuestas (1)

El rendimiento del conector de expansión debería ser la menor de sus preocupaciones con esa placa.

Casi no hay condensadores de desacoplamiento en ninguna parte de esa placa de desarrollo. Es probable que funcione mal a altas frecuencias, independientemente de si está utilizando el conector de expansión o no.

Para los paquetes TQFP, todo el desacoplamiento suele estar en la parte inferior (como ocurre con muchos otros paquetes). ¿Declaras la falta de mayúsculas por el hecho, o simplemente adivinas?
Yo (desafortunadamente) compré la versión Spartan-6 de esa placa. No hay condensadores, ni nada más, además de rastros, en la parte inferior.
¿Tienes un enlace? ¿Vienen de la misma "casa de diseño"?
Disculpen ingenieros ilustrados, por desacoplamiento ¿se refiere a desacoplar la fuente de alimentación? ¿Por qué es tan importante cuando hablamos de este conector?
@AliChen Ambos tableros se pueden encontrar en eBay buscando la palabra clave "easyFPGA". Tienen el mismo diseño general, las mismas características y los mismos logotipos en el tablero; es bastante obvio que fueron diseñados por la misma persona o grupo.
@quantum231 La falta de condensadores de desacoplamiento cerca de la FPGA hará que no funcione correctamente cuando se ejecutan diseños más grandes y de mayor frecuencia. Este efecto entrará en juego mucho antes de que el conector al que se refiere en su pregunta se convierta en una limitación.
@ quantum231, el desacoplamiento tiene dos significados/propósitos. Una es hacer que la fuente de alimentación local sea estable, eliminar las ondas y el ruido introducidos externamente. El otro conjunto de condensadores debe colocarse cerca del lado de la FPGA. Cuando un FPGA ejecuta código interno, el consumo fluctúa y puede contener picos. La función de las tapas de desacoplamiento es suministrar localmente este hambre ocasional a través de cables muy cortos, de modo que el voltaje interno no caiga por debajo del nivel inseguro. Si faltan estos límites, la FPGA no funcionará de manera confiable.
@AliChen La casa de diseño está aquí . Los "esquemas" (tengo que poner eso entre comillas) están disponibles aquí . Al menos en los esquemas, hay algunos límites de desacoplamiento. Estoy de acuerdo con Twilight, esta parece ser una placa de baja calidad.
@Andreas Hay un par de condensadores de "desacoplamiento" en la placa. Simplemente están en los lugares equivocados: hay dos cerca del conector de expansión, uno al lado del zumbador, varios cerca de los chips flash SPI y al lado de los reguladores...