Cambio de nivel de señal de reloj de 125 MHz

Tengo una señal de reloj de 3,3 V y 125 MHz que debe reducirse para tener una amplitud de 1,8 V. Mi primera idea fue usar un inversor lógico, ejecutarlo en 1.8V, y dado que probablemente tenga diodos de protección en su entrada, todo debería estar bien. Encontré un buen modelo de TI, SN74LVC1G04-Q1. En los detalles del producto, se escribe frecuencia máxima en nom. El voltaje es de 150 MHz. ¿Significa esto 150 MHz de señal cuadrada o el componente de frecuencia más alto?

Además de comprar un inversor lógico, también estaba pensando en hacer un inversor discreto o incluso usar un interruptor de transistor simple. Entonces, mi pregunta es básicamente, ¿en qué dirección debo ir?

Las puertas lógicas están especificadas para señales lógicas, es para señales cuadradas. Hay chips especiales hechos para almacenar en búfer los relojes: PLL, búfer de retardo cero...

Respuestas (2)

Para reducir el voltaje del reloj de 3,3 V del controlador a 1,8 V en el receptor, simplemente puede usar un divisor de resistencia, diseñado adecuadamente para su impedancia de traza.

Aún más, solo necesita colocar una carga de coincidencia de impedancia de seguimiento en el extremo del receptor del seguimiento del reloj, y la amplitud del voltaje disminuirá naturalmente.

Recomendaría usar la herramienta gratuita LTspice para modelar su fuente, rastrear (línea de transmisión) y modelo de pin de entrada para obtener las resistencias adecuadas y ajustar la red para un reloj atractivo.

La forma más fácil de hacer esto es con un búfer que permita la traducción descendente y sea lo suficientemente rápido.

La frecuencia máxima depende de la tensión de alimentación. A 1,8 V, los dispositivos LVC se especifican solo para 70 MHz, por lo que no puede utilizar este inversor.

La única familia lógica que es lo suficientemente rápida a 1,8 V es AUC (vea la figura 1 de esta nota de aplicación ), así que mire el SN74AUC1G125 (o el SN74AUC1G04 si realmente desea un búfer inversor, pero solo el '125-EP está disponible para rangos de temperatura más altos).


Si un dispositivo tiene un diodo de protección desde su entrada a VCC , entonces no hay límite en la corriente que puede fluir a través de este diodo, a menos que agregue una resistencia en serie (que puede ralentizar la señal). Entonces necesita un dispositivo sin tal diodo. Ni LVC ni AUC tienen tal diodo; fueron diseñados de esta manera para permitir la traducción descendente.

En la nota de aplicación proporcionada se indica que AUP1T solo se puede utilizar para 3,3 V hasta 160 MHz. En el sitio web de TI para el inversor AUP1T, se indica Fnom: 1,8 V, 2,5 V y 3,3 V. F @ Vnom = 190 MHz. ¿En quién debo confiar y cuál es el voltaje nominal en este caso? ¿Son tal vez AUP1G y AUT1G idénticos en cuanto a velocidad?
Al traducir hacia abajo, no está utilizando una fuente de alimentación de 3,3 V. Y AUP y AUC son familias lógicas diferentes.