Enrutamiento PCIe para m.2 clave e módulo wifi

Estoy tratando de hacer una PCB que incluya un módulo WIFI para la tecla m.2 e. Para esto estoy usando una conexión PCIe. Como el enrutamiento de HF debe seguir algunas pautas, sin embargo, estoy luchando un poco con la longitud de las pistas. El reloj (1) es casi 8 mm más largo que la pista TX (2). (3) es la pista RX. ¿Puede esto hacer estallar mi señal si hay una diferencia de longitud entre el reloj y el seguimiento de la señal?

Por cierto, calculé la impedancia correcta y verifiqué si el sesgo es lo suficientemente cercano.

El condensador de puntada aún no se ha colocado.

Aquí hay una hoja de instrucciones para el m.2ingrese la descripción de la imagen aquí ingrese la descripción de la imagen aquí

No está relacionado con el tema principal, pero... ¿Qué CAD usas para diseñar esa PCB? Tengo curiosidad.
Estoy usando PCBNew de KiCAD. Es gratis y para circuitos no demasiado complicados lo suficientemente bueno. Aparentemente, Altium tiene un simulador de integridad de señal incluido que sería bueno en este caso

Respuestas (1)

No es necesario que los seguimientos de PCIe coincidan en longitud entre pares, es decir, los pares Tx, Rx y Clock pueden tener diferentes longitudes. La CDR por canal se utiliza en los transceptores para recuperar la fase de reloj de cada par.

Lo que desea hacer es garantizar la coincidencia entre pares, es decir, la P y la N de cada par tienen la misma longitud. Esto es para evitar problemas de integridad de la señal que surgen del desequilibrio de fase dentro del par.

Su enrutamiento no se ve mal, aunque agregaría costuras a lo largo de cada trazo, y especialmente en cada punto, los pares diferenciales cambian de capa, para garantizar que cualquier corriente de tierra pueda cambiar entre las capas de referencia para la parte superior e inferior.

Hay más información sobre la coincidencia entre pares en esta respuesta , que era sobre USB 3.x, pero es igualmente aplicable a PCIe.