Circuito de aislamiento de barra

Tengo una pregunta sobre los circuitos de aislamiento de BUS.ingrese la descripción de la imagen aquí

¿Es este un diseño correcto? no me parece. El libro decía que si POWOK es alto, dos SMBUS se conectarán entre sí. Pero creo que está mal, el NMOS debería encenderse cuando el POWOK está bajo...

Los otros circuitos son como se muestra a continuación. Creo que su finalidad es aislar dos planos de potencia del BUS. Cuando no hay energía, el MOS está apagado para evitar la corriente desde el exterior (al SOC), y cuando se enciende y los datos R/W, si los datos son altos, el MOS se apagará y el otro lado se tirará -hasta el nivel de su poder. y cuando los datos son bajos, pueden pasar a través del NMOS al otro lado. Por favor, corrija si algo está mal aquí.

ingrese la descripción de la imagen aquí

Respuestas (1)

Para el primer esquema, si el POWOK es bajo, apagará el transistor NPN, lo que permitirá que la resistencia del colector lleve las dos puertas FET al voltaje positivo y, por lo tanto, permita que el aislador SMBus funcione entre los dominios de potencia VCC3 y 3VSB.

El segundo esquema se usa para permitir la conversión de nivel SMBus para la interfaz IPMB entre el dominio 3V3SB y el dominio 5VSB. Este circuito no pretende ningún control de potencia en particular. Es solo que la interfaz externa típica para IPMB ha sido niveles de señalización de 5 V desde tiempos heredados y la mayoría de los controladores integrados modernos (SOC, chipset o BMC) usarán señalización de 3.3 V para SMBus.

¡Gracias Miguel por los comentarios! Entonces, ¿tengo razón sobre cómo funciona en el segundo esquema? Es decir, si la señal del lado izquierdo es alta, NMOS se apagará y el lado derecho aumentará 5 V y completará el cambio de nivel, y viceversa. Y si un lado está bajo, pasará a través del NMOS y hará que el otro lado también esté bajo, ya que el NMOS está ENCENDIDO ahora. :)
Sí, estás en lo correcto. Pero cuando el lado de 5V baja, el comportamiento inicial es que el diodo del cuerpo del NFET conduce primero comenzando a bajar el lado de la fuente del lado de 3.3V. Esto comienza a encender el FET y luego el bajo en el primer lado se conecta al bajo en el segundo lado.
Gran explicación!! ¡Excelente! :)